企業管理培訓分類導航
企業管理培訓公開課計劃
企業培訓公開課日歷
2024年
研發管理培訓公開課
研發管理培訓內訓課程
熱門企業管理培訓關鍵字
信號完整性工程設計原理
【課程編號】:MKT036508
信號完整性工程設計原理
【課件下載】:點擊下載課程綱要Word版
【所屬類別】:研發管理培訓
【時間安排】:2025年07月18日 到 2025年07月19日4280元/人
2024年08月02日 到 2024年08月03日4280元/人
2023年08月18日 到 2023年08月19日4280元/人
【授課城市】:上海
【課程說明】:如有需求,我們可以提供信號完整性工程設計原理相關內訓
【課程關鍵字】:上海信號完整性培訓
我要報名
咨詢電話: | |
手 機: | 郵箱: |
課程背景:
本課程重點講解了信號完整性工程設計原理,幫助電子行業工程技術人員提高在PCB布線和信號分析方面的專業技能,為企業培養優秀的SI工程師,提高產品質量和可靠性,增強產品在國內國際的市場競爭力。
本課程重點不是“書本上的理論”,而是“工程中該怎么做、為什么這樣做”。
既要了解“這個地方有這個問題”,又要知道“這個問題工程上這樣處理”。
緊扣工程設計講解關鍵知識點,拒絕枯燥的理論堆積,實用為主,直觀形象,便于工程師接受。
課程收益:
實戰應用、真正解決問題,方便落實!明白為什么,更清楚怎么做!
通過本課程的學習你可以在硬件設計,硬件測試,PCB設計,SI設計,PI設計等方面的能力有質的飛躍,本課程的內容幫助你成為業界頂尖的工程師
培訓對象:
硬件設計工程師,硬件測試工程師,PCB設計工程師,EMC工程師,PI工程師,SI工程師,項目經理,技術支持工程師,研發主管,研發總監,研發經理,測試經理,系統測試工程師。
課程大綱:
1、正確認識信號完整性設計
什么是信號完整性
正確理解和使用帶寬
工程直通車:為什么分支結構本質上是帶寬受限的,不適合高速傳輸?
工程直通車:為什么串聯端接阻值影響信號延遲?
工程直通車:通道優化需要關注多大的頻率范圍?
互連通道中會發生什么?
SI問題是怎樣產生的
5個常見的SI設計誤區
正確認識SI仿真與SI設計
知識要點
2、從工程的角度理解傳輸線
什么是傳輸線、信號在走線上是怎樣傳輸的?
信號傳輸的電壓電流表現
電流環路是怎樣形成的
深入理解電容、電感
工程直通車:高速差分線旁邊的焊盤需要處理嗎?
工程直通車:去耦電容怎么安裝好?
信號速度、傳輸線的延時
工程直通車:DDR:為什么同組信號要走同一層?
信號感受到的阻抗與特性阻抗、影響特性阻抗的因素
什么是參考平面?哪個是參考平面?
工程直通車:6層板,怎么規劃布線層?
返回電流
工程直通車:Gbps高速差分過孔為什么加伴隨GND過孔?
參考不同平面時的電流環路在哪?
工程直通車:走線參考哪個平面好?
模態與阻抗
工程直通車:差分對耦合變化的影響,松耦合還是緊耦合?
損耗、趨膚效應、臨近效應、表面粗糙度
工程直通車:線寬有影響么?
Dk、Df 指的是什么?
知識要點
經驗法則
提高設計成功率的良好習慣
3、反射、端接與工程設計
反射是怎么形成的,反射規律。
信號振鈴是怎么形成的?
信號邊沿的回勾是怎樣形成的?
工程直通車:如何使用波形測試結果?
容性負載對傳輸線阻抗的影響
工程直通車:為什么變線寬?
什么時候需要端接,使用哪種端接?
工程直通車:為什么鏈式結構幾乎不用串聯端接?
驅動器的輸出阻抗
串聯端接電阻的阻值及位置
工程直通車:端接電阻可以距離驅動器多遠?
并聯端接電阻的位置
幾種拓撲結構特點
工程直通車:菊花鏈還是Fly-by?
工程直通車:鏈式結構中已經端接為什么還不能解決問題?
工程直通車:跨越背板的鏈式結構
知識要點
經驗法則
提高設計成功率的良好習慣
4、串擾、隔離與工程設計
串擾的形成
容性耦合、感性耦合、近端串擾和遠端串擾
邊沿耦合、寬邊耦合
串擾對信號的影響
工程直通車:怎樣預估串擾對時序的影響?
工程直通車:測試評估串擾對眼圖的影響,直接測試所得結果是否可信?
減小串擾的方法
那些地方應關注串擾
蛇形走線
保護地線
工程直通車:注意隱藏的風險,未處理的鋪銅。
知識要點
經驗法則
提高設計成功率的良好習慣
5、走線跨分割及工程解決方法
跨分割的潛在問題
跨分割的反射和串擾
表層vs 內層
跨分割與腔體諧振
跨分割回流與PDN
工程直通車:怎樣設計層疊
工程直通車:避免不必要的跨分割
知識要點
提高設計成功率的良好習慣
6、差分互連---怎樣設計差分對
差分傳輸原理
差分對中的模態轉換
差分對中的阻抗參數
怎樣確定差分對的線寬線距
差分對的反射、端接、串擾
等長還是等距
差分對的返回電流
差分對設計原則
工程直通車:消除人為的不對稱
知識要點
提高設計成功率的良好習慣
7、電源完整性與工程設計
電源分配系統(PDN)兩大功能
理解去耦原理
目標阻抗設計方法
電容的特性、電容的并聯
影響諧振峰的因素
去耦電容網絡的工程設計方法
去耦頻率范圍問題
電容的安裝
電源的劃分
直流壓降
磁珠濾波:怎樣選磁珠和電容
知識要點
提高設計成功率的良好習慣
8、交流答疑
于老師
于老師博士著名實戰型信號完整性設計專家
多年大型企業工作經歷,目前專注于為企業提供信號完整性設計咨詢服務。擁有《信號完整性揭秘--于博士SI設計手記》 《Cadence SPB15.7 工程實例入門》等多本學術及工程技術專著。錄制的《Cadence SPB15.7 快速入門視頻教程(60集)》深受硬件工程師歡迎。
近15年的高速電路設計經驗,專注于高速電路信號完整性系統化設計,多年來設計的電路板最高達到28層,信號速率超過12Gbps,單板內單電壓軌道電流最大達到70安培,電路